Sincronização de centrais digitais
DISSERTAÇÃO
Português
(Broch.)
T/UNICAMP Si38s
Campinas, SP : [s.n.], 1992.
[162]f. : il.
(Publicação FEE)
Orientador: Dalton Soares Arantes
Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica
Resumo: Nos últimos anos tem sido dada grande ênfase ao estudo de Sistemas de Sincronismo - especialmente aqueles usados em centrais - CPA-T- envolvendo Métodos de Sincronização de Rede e técnicas de Phase Locked Loop (PLL) e redundância modular. No presente trabalho, cada um desses aspectos será...
Resumo: Nos últimos anos tem sido dada grande ênfase ao estudo de Sistemas de Sincronismo - especialmente aqueles usados em centrais - CPA-T- envolvendo Métodos de Sincronização de Rede e técnicas de Phase Locked Loop (PLL) e redundância modular. No presente trabalho, cada um desses aspectos será desenvolvido gradualmente até chegar a um resultado prático que é o Sistema de Sincronismo do TROPICO-RA. Para finalizar são apresentados uma análise de um PLL analógico e um projeto de um PLL digital a microprocessador, resumindo-se os conceitos apresentados nos capítulos procedentes e demonstrando-se suas propriedades quanto à função de transferência e comportamento a excitações comuns aos seus ambientes de operação
Abstract: During the last years special emphasis has been put on the study of Synchronization Systems - especially those used in Exchange Switches ¿ which are usually designed taking into account Network Synchronization Methods and Phase Locked Loop (PLL) and Redundancy Techniques. In this work,...
Abstract: During the last years special emphasis has been put on the study of Synchronization Systems - especially those used in Exchange Switches ¿ which are usually designed taking into account Network Synchronization Methods and Phase Locked Loop (PLL) and Redundancy Techniques. In this work, each one of those aspects will be gradually developed leading up to a practical result which is the TROPICO - RA Synchronization System. Finally an analog PLL analysis and a microprocessed digital PLL design are presented in order to summon all those concepts of the previous chapters and to demonstrate their properties with respect to the Transfer Function and behavior to their operating environment